期刊
  出版年
  关键词
结果中检索 Open Search
Please wait a minute...
选择: 显示/隐藏图片
1. 基于Matlab的并行循环冗余校验Verilog代码自动生成方法
薛俊, 段发阶, 蒋佳佳, 李彦超, 袁建富, 王宪全
计算机应用    2016, 36 (9): 2503-2507.   DOI: 10.11772/j.issn.1001-9081.2016.09.2503
摘要683)      PDF (996KB)(489)    收藏
在水声信号探测数据的传输过程中,现场可编程门阵列(FPGA)通过传统串行方法对长数据帧进行循环冗余校验(CRC)时无法达到速度要求,而更快速的并行校验方法存在因编程复杂带来的实际工程应用困难问题。为了满足传输对校验速度的需求,降低编程难度和缩短编程时间,设计了一种借助Matlab对任意长度数据帧自动编写并行CRC程序语句的方法。该计算方法基于矩阵法数学原理,借助Matlab完成所有数学推导计算过程,然后直接输出符合Verilog HDL语法规则的并行CRC校验程序语句。通过在Quartus Ⅱ 9.0中仿真,进一步在民用拖曳声呐阵列系统上进行数据传输实验,验证了Matlab自动编程方法的有效性:校验程序的自动编写输出能在几十秒内完成,同时生成的并行CRC校验程序能在满足数据传输速度要求的情况下正确地计算出系统中传输协议定义的长数据帧的校验码。
参考文献 | 相关文章 | 多维度评价
2. 用于水听器线列阵的精密时钟同步方法
陈劲 段发阶 蒋佳佳 常宗杰 华香凝 李彦超
计算机应用    2013, 33 (02): 600-602.   DOI: 10.3724/SP.J.1087.2013.00600
摘要871)      PDF (555KB)(378)    收藏
针对海洋水声探测时水听器间的数据采集同步问题,提出了一种全阵列精确同步的采集时钟产生与传递方法。采用独立的高精度主时钟、异步差分传输线和从时钟端的锁相环(PLL),实现了多节点长时间不间断工作方式下的同步采集,具有抗干扰能力强、同步性能好的特点。建立了时钟同步模型,详细分析了同步延迟的产生环节。通过电路实验验证了整个方案的可行性,在经过长度为18m的非屏蔽双绞线传递后,恢复的从时钟延迟不大于165ns,且与距离成线性正比关系。所提方法已经用于实际的水听器阵列数据采集系统,取得较好的效果。
相关文章 | 多维度评价